首 頁(yè)
手機(jī)版

quartus ii 13.0官方正版

  • 軟件大小:1.65G
  • 軟件語(yǔ)言:英文
  • 軟件類(lèi)型:國(guó)外軟件
  • 軟件授權(quán):免費(fèi)軟件
  • 更新時(shí)間:2024/08/16
  • 軟件類(lèi)別:輔助設(shè)計(jì)
  • 應(yīng)用平臺(tái):Windows10,Windows8,Windows7,WinXP
網(wǎng)友評(píng)分:6.2分
網(wǎng)友評(píng)論(10) 下載地址 收藏該頁(yè)
本地下載

Quartus II是Altera公司于推出一款綜合性PLD/FPGA開(kāi)發(fā)軟件,內(nèi)置強(qiáng)大的綜合器和仿真器,支持原理圖、VHDL、VerilogHDL以及AHDL等多種設(shè)計(jì)文件的輸入,可輕松完成從設(shè)計(jì)輸入到硬件配置的整個(gè)PLD設(shè)計(jì)流程。Quartus II具有運(yùn)行速度快,界面統(tǒng)一,功能集中,易學(xué)易用等特點(diǎn),完美支持XP、Linux以及Unix等系統(tǒng),其強(qiáng)大的設(shè)計(jì)能力和直觀(guān)易用的接口,受到越來(lái)越多的數(shù)字系統(tǒng)設(shè)計(jì)者歡迎。

Quartus II 13.0與以前的版本相比,它支持面向高端Stratix V FPGA和SoC的設(shè)計(jì),可將最難收斂的設(shè)計(jì)編譯時(shí)間平均縮短50%,提高了設(shè)計(jì)人員的效率。新版全面支持面向Stratix V FPGA的設(shè)計(jì),實(shí)現(xiàn)了業(yè)界所有FPGA中最快的Fmax,比起同類(lèi)競(jìng)爭(zhēng)產(chǎn)品有兩個(gè)速率等級(jí)的優(yōu)勢(shì)。

軟件功能

1、OpenCL的SDK為沒(méi)有FPGA設(shè)計(jì)經(jīng)驗(yàn)的軟件編程人員打開(kāi)了強(qiáng)大的并行FPGA加速設(shè)計(jì)新世界。

從代碼到硬件實(shí)現(xiàn),OpenCL并行編程模型提供了最快的方法。與其他硬件體系結(jié)構(gòu)相比, FPGA的軟件編程人員以極低的功耗實(shí)現(xiàn)了很高的性能。

2、Qsys系統(tǒng)集成工具提供對(duì)基于ARM的Cyclone V SoC的擴(kuò)展支持。

現(xiàn)在,Qsys可以在FPGA架構(gòu)中生成業(yè)界標(biāo)準(zhǔn)AMBA AHB和APB總線(xiàn)接口。而且,這些接口符合ARM的TrustZone要求,支持客戶(hù)在安全的關(guān)鍵系統(tǒng)資源和其他非安全系統(tǒng)資源之間劃分整個(gè)基于SoC-FPGA的系統(tǒng)。

3、DSP Builder設(shè)計(jì)工具支持系統(tǒng)開(kāi)發(fā)人員在DSP設(shè)計(jì)中高效的實(shí)現(xiàn)高性能定點(diǎn)和浮點(diǎn)算法。

新特性包括更多的math、h函數(shù),提高了精度,增強(qiáng)了取整參數(shù),為定點(diǎn)和浮點(diǎn)FFT提供可參數(shù)賦值的FFT模塊,還有更高效的折疊功能,提高了資源共享能力。

4、效能和性能領(lǐng)先

對(duì)于CPLD、FPGA、SoC和HardCopy? ASIC設(shè)計(jì),Altera Quartus? II 軟件在性能和效能上是業(yè)界首屈一指的軟件。通過(guò)Quartus II 軟件,您無(wú)論采用哪種方法設(shè)計(jì)FPGA都會(huì)非常方便。它通過(guò)全功能高級(jí)設(shè)計(jì)工具支持復(fù)雜系統(tǒng)的開(kāi)發(fā),這一工具提供基于C、基于系統(tǒng)或者基于IP和基于模型的設(shè)計(jì)輸入。Altera的高級(jí)設(shè)計(jì)流程讓您的構(gòu)思更迅速的在硅片中實(shí)

5、新增特性

采用Quartus II 軟件v13、0,與Quartus II軟件v12、1相比,編譯平均快出了25%,某些設(shè)計(jì)提高了近三倍。此外,在高端領(lǐng)域以及優(yōu)異的邏輯封裝能力方面,與最相近的競(jìng)爭(zhēng)產(chǎn)品相比,Quartus II軟件v13、0使您的fMAX提高了23%。還有一款新產(chǎn)品是推出了面向OpenCL的Altera? SDK產(chǎn)品。

OpenCLTM和OpenCL標(biāo)識(shí)是蘋(píng)果有限公司的商標(biāo),使用時(shí)需要經(jīng)過(guò)Khronos的授權(quán)。

6、關(guān)鍵新特性

編譯平均快出25%

支持8內(nèi)核多處理

改進(jìn)適配器,實(shí)現(xiàn)了業(yè)界最快的硅片。

比最相近競(jìng)爭(zhēng)產(chǎn)品更強(qiáng)的邏輯封裝能力

推出面向OpenCL的Altera SDK產(chǎn)品

增強(qiáng)Qsys系統(tǒng)集成工具,包括:

支持ARM? TrustZone?技術(shù),以及高級(jí)外設(shè)總線(xiàn)(APBTM)和高性能總線(xiàn)(AHBTM)。

支持VHDL總線(xiàn)功能模型(BFM)

收發(fā)器工具包增強(qiáng)功能,包括:

面向Stratix? V FPGA的誤碼檢查

能夠測(cè)量并報(bào)告每一工作收發(fā)器通道的數(shù)據(jù)速率

SignalTap? II邏輯分析器增強(qiáng)功能,包括:

不需要重新編譯,能夠改變基本觸發(fā)工作。

來(lái)自Altera SoC硬核處理器系統(tǒng)(HPS)事件的交叉觸發(fā)

為大部分28 nm器件提供編程器目標(biāo)文件(POF)支持

簡(jiǎn)化了更新IP內(nèi)核過(guò)程

采用新安裝程序,簡(jiǎn)化了軟件和器件系列安裝。

7、器件支持

Stratix V:FPGA 除5SGSD6和5SGSD8之外的所有產(chǎn)品器件的最終時(shí)序模型,除Stratix V GT器件之外的所有產(chǎn)品器件功耗模型,為判決反饋均衡提供MegaWizard?支持

Arria V:FPGA 5AGXA5 (190K邏輯單元)、5AGXA7和5AGTC7 (242K邏輯單元)器件的POF支持,5AGXB1、5AGXB3和5AGTD3的最終時(shí)序模型,所有Arria? V GZ器件的最終時(shí)序模型

Cyclone V:FPGA 5CGXC4、5CGXC5, 5CGXC7(M484)、5CGTD5和5CGTD7(M484)器件的POF支持

Cyclone V:SoC 5CSXC6ES和5CSEA6ES (110K邏輯單元)器件的POF支持,后適配VHDL功能仿真支持

軟件特色

1、可利用原理圖、結(jié)構(gòu)框圖、VerilogHDL、AHDL和VHDL完成電路描述,并將其保存為設(shè)計(jì)實(shí)體文件;

2、芯片(電路)平面布局連線(xiàn)編輯;

3、LogicLock增量設(shè)計(jì)方法,用戶(hù)可建立并優(yōu)化系統(tǒng),然后添加對(duì)原始系統(tǒng)的性能影響較小或無(wú)影響的后續(xù)模塊;

4、功能強(qiáng)大的邏輯綜合工具;

5、完備的電路功能仿真與時(shí)序邏輯仿真工具;

6、定時(shí)/時(shí)序分析與關(guān)鍵路徑延時(shí)分析;

7、可使用SignalTap II邏輯分析工具進(jìn)行嵌入式的邏輯分析;

8、支持軟件源文件的添加和創(chuàng)建,并將它們鏈接起來(lái)生成編程文件;

9、使用組合編譯方式可一次完成整體設(shè)計(jì)流程;

10、自動(dòng)定位編譯錯(cuò)誤;

11、高效的期間編程與驗(yàn)證工具;

12、可讀入標(biāo)準(zhǔn)的EDIF網(wǎng)表文件、VHDL網(wǎng)表文件和Verilog網(wǎng)表文件;

13、能生成第三方EDA軟件使用的VHDL網(wǎng)表文件和Verilog網(wǎng)表文件。

軟件亮點(diǎn)

【設(shè)計(jì)流程】

quartus ii 提供了完整的FPGA設(shè)計(jì)流程,包括設(shè)計(jì)輸入、仿真、綜合、布局布線(xiàn)、下載等步驟。

【設(shè)計(jì)輸入】

支持多種硬件描述語(yǔ)言,如Verilog和VHDL,同時(shí)也支持原理圖設(shè)計(jì)。

【仿真】

內(nèi)置的仿真工具可以幫助用戶(hù)在硬件實(shí)現(xiàn)前對(duì)設(shè)計(jì)進(jìn)行測(cè)試。

【項(xiàng)目組織】

提供項(xiàng)目瀏覽器,方便用戶(hù)管理項(xiàng)目文件和組織設(shè)計(jì)。

收起介紹展開(kāi)介紹
  • 電路設(shè)計(jì)軟件
更多 (16個(gè)) >>常用的電路設(shè)計(jì)EDA軟件 EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫(xiě),EDA技術(shù)就是以計(jì)算機(jī)為工具,設(shè)計(jì)者在電路設(shè)計(jì)EDA軟件上,用硬件描述語(yǔ)言VerilogHDL完成設(shè)計(jì)文件,然后由計(jì)算機(jī)自動(dòng)地完成邏輯編譯、化簡(jiǎn)、分割、綜合、優(yōu)化、布局、布線(xiàn)和仿真,直至對(duì)于特定目標(biāo)芯片的適配編譯、邏輯映射和編程下載等工作。本站為大家提供了常用的的電路設(shè)計(jì)軟件大全,里面有各種不同的電路設(shè)計(jì)軟件,有需求的朋友可以來(lái)下載體驗(yàn)。
  • 下載地址
quartus ii 13.0官方正版

有問(wèn)題? 點(diǎn)此報(bào)錯(cuò)

發(fā)表評(píng)論

21人參與,10條評(píng)論
第10樓黑龍江省移動(dòng)網(wǎng)友發(fā)表于: 2020-05-13 09:54:11
太好了
1蓋樓(回復(fù))
第9樓云南省昆明市移動(dòng)數(shù)據(jù)上網(wǎng)公共出口網(wǎng)友發(fā)表于: 2020-03-26 09:54:05
挺好的
1蓋樓(回復(fù))
第8樓新疆移動(dòng)網(wǎng)友發(fā)表于: 2020-02-20 15:41:40
希望好用
1蓋樓(回復(fù))
第7樓福建省龍巖市移動(dòng)網(wǎng)友發(fā)表于: 2019-10-24 16:53:43
非常感謝
1蓋樓(回復(fù))
第6樓江蘇省南京市移動(dòng)網(wǎng)友發(fā)表于: 2019-10-14 22:23:59
好帖 頂
1蓋樓(回復(fù))
第5樓重慶市電信網(wǎng)友發(fā)表于: 2019-09-20 20:42:25
好好好好
2蓋樓(回復(fù))
第4樓黑龍江省哈爾濱市哈爾濱工程大學(xué)網(wǎng)友發(fā)表于: 2019-07-19 10:00:09
非常好!!1!11
1蓋樓(回復(fù))
第3樓廣西桂林市聯(lián)通網(wǎng)友發(fā)表于: 2019-05-06 18:27:39
下載很方便,值得信賴(lài)。
1蓋樓(回復(fù))
第2樓黑龍江省移動(dòng)(全省通用)網(wǎng)友發(fā)表于: 2019-04-10 14:17:15
特別好
1蓋樓(回復(fù))
第1樓安徽省蚌埠市電信網(wǎng)友發(fā)表于: 2019-03-08 16:10:22
不錯(cuò)哦
1蓋樓(回復(fù))