首 頁(yè)
手機(jī)版

Xilinx ISE官方版 v14.7

非常出色的電子設(shè)計(jì)套件

  • 軟件大?。?.78G
  • 軟件語(yǔ)言:英文
  • 軟件類型:國(guó)外軟件
  • 軟件授權(quán):免費(fèi)軟件
  • 更新時(shí)間:2025/02/26
  • 軟件類別:機(jī)械電子
  • 應(yīng)用平臺(tái):Windows8,Windows7,WinVista,WinXP
網(wǎng)友評(píng)分:7.2分
網(wǎng)友評(píng)論(11) 下載地址 收藏該頁(yè)
本地下載

Xilinx ISE 14.7是一款專業(yè)的電子設(shè)計(jì)套件,也是目前的最新版本,全面支持win8和win8.1系統(tǒng)。Xilinx ISE為設(shè)計(jì)流程的每一步都提供了直觀的生產(chǎn)力增強(qiáng)工具,包括設(shè)計(jì)輸入、仿真、綜合、布局布線、生成BIT文件、配置以及在線調(diào)試等,功能非常強(qiáng)大。除了功能完整,使用方便外,它的設(shè)計(jì)性能也非常好,其設(shè)計(jì)性能比其他解決方案平均快30%,它集成的時(shí)序收斂流程整合了增強(qiáng)性物理綜合優(yōu)化,提供最佳的時(shí)鐘布局、更好的封裝和時(shí)序收斂映射,從而獲得更高的設(shè)計(jì)性能,可以達(dá)到最佳的硬件設(shè)計(jì),是FPGA的必備的設(shè)計(jì)工具。

Xilinx ISE 14.7在硬件設(shè)計(jì)上應(yīng)用非常廣泛,覆蓋從系統(tǒng)級(jí)設(shè)計(jì)探索、軟件開發(fā)和基于HDL硬件設(shè)計(jì),直到驗(yàn)證、調(diào)試和PCB設(shè)計(jì)集成的全部設(shè)計(jì)流程。運(yùn)行速度非常的快,設(shè)計(jì)人員可以在一天時(shí)間里完成多次設(shè)計(jì)反復(fù),這一增強(qiáng)設(shè)計(jì)環(huán)境現(xiàn)在還提供了SmartXplorer技術(shù)。專門為解決設(shè)計(jì)人員所面臨的時(shí)序收斂和生產(chǎn)力這兩大艱巨挑戰(zhàn)而開發(fā),支持在多臺(tái)Linux主機(jī)上進(jìn)行分布式處理,可在一天時(shí)間里完成更多次實(shí)施過(guò)程。通過(guò)利用分布式處理和多種實(shí)施策略,性能可以提升多達(dá)38%。SmartXplorer技術(shù)同時(shí)還提供了一些工具,允許用戶利用獨(dú)立的時(shí)序報(bào)告監(jiān)控每個(gè)運(yùn)行實(shí)例。

功能特色

ISE的主要功能包括設(shè)計(jì)輸入、綜合、仿真、實(shí)現(xiàn)和下載,涵蓋了可編程邏輯器件開發(fā)的全過(guò)程,從功能上講,完成CPLD/FPGA的設(shè)計(jì)流程無(wú)需借助任何第三方EDA軟件。

1、圖形或文本輸入(Design Entry)

圖形或文本輸入包括原理圖、狀態(tài)機(jī)、波形圖、硬件描述語(yǔ)言(HDL),是工程設(shè)計(jì)的第一步,ISE集成的設(shè)計(jì)工具主要包括HDL編輯器(HDL Editor)、狀態(tài)機(jī)編輯器(StateCAD)、原理圖編輯器(ECS)、IP核生成器(CoreGenerator)和測(cè)試激勵(lì)生成器(HDL Bencher)等。

常用的設(shè)計(jì)輸入方法是硬件描述語(yǔ)言(HDL)和原理圖設(shè)計(jì)輸入方法。原理圖輸入是一種常用的基本的輸入方法,其是利用元件庫(kù)的圖形符號(hào)和連接線在ISE軟件的圖形編輯器中作出設(shè)計(jì)原理圖,ISE中設(shè)置了具有各種電路元件的元件庫(kù),包括各種門電路、觸發(fā)器、鎖存器、計(jì)數(shù)器、各種中規(guī)模電路、各種功能較強(qiáng)的宏功能塊等用戶只要點(diǎn)擊這些器件就能調(diào)入圖形編輯器中。這種方法的優(yōu)點(diǎn)是直觀、便于理解、元件庫(kù)資源豐富。但是在大型設(shè)計(jì)中,這種方法的可維護(hù)性差,不利于模塊建設(shè)與重用。更主要的缺點(diǎn)是:當(dāng)所選用芯片升級(jí)換代后,所有的原理圖都要作相應(yīng)的改動(dòng)。故在ISE軟件中一般不利用此種方法。

為了克服原理圖輸入方法的缺點(diǎn),目前在大型工程設(shè)計(jì)中,在ISE軟件中常用的設(shè)計(jì)方法是HDL設(shè)計(jì)輸入法,其中影響最為廣泛的HDL語(yǔ)言是VHDL和Verilog HDL。它們的共同優(yōu)點(diǎn)是利于由頂向下設(shè)計(jì),利于模塊的劃分與復(fù)用,可移植性好,通用性強(qiáng),設(shè)計(jì)不因芯片的工藝和結(jié)構(gòu)的變化而變化,更利于向ASIC的移植,故在ISE軟件中推薦使用HDL設(shè)計(jì)輸入法。

波形輸入及狀態(tài)機(jī)輸入方法是兩種最常用的輔助設(shè)計(jì)輸入方法,使用波形輸入法時(shí),只要繪制出激勵(lì)波形的輸出波形,ISE軟件就能自動(dòng)地根據(jù)響應(yīng)關(guān)系進(jìn)行設(shè)計(jì);而使用狀態(tài)機(jī)輸入時(shí),只需設(shè)計(jì)者畫出狀態(tài)轉(zhuǎn)移圖,ISE軟件就能生成相應(yīng)的HDL代碼或者原理圖,使用十分方便。其中ISE工具包中的StateCAD就能完成狀態(tài)機(jī)輸入的功能。但是需要指出的是,后兩種設(shè)計(jì)方法只能在某些特殊情況下緩解設(shè)計(jì)者的工作量,并不適合所有的設(shè)計(jì)。

2、綜合(Synthesis)

綜合是將行為和功能層次表達(dá)的電子系統(tǒng)轉(zhuǎn)化為低層次模塊的組合。一般來(lái)說(shuō),綜合是針對(duì)VHDL來(lái)說(shuō)的,即將VHDL描述的模型、算法、行為和功能描述轉(zhuǎn)換為FPGA/CPLD基本結(jié)構(gòu)相對(duì)應(yīng)的網(wǎng)表文件,即構(gòu)成對(duì)應(yīng)的映射關(guān)系。

在Xilinx ISE中,綜合工具主要有Synplicity公司的Synplify/Synplify Pro,Synopsys公司的FPGA Compiler II/ Express, Exemplar Logic公司的LeonardoSpectrum和Xilinx ISE中的XST等,它們是指將HDL語(yǔ)言、原理圖等設(shè)計(jì)輸入翻譯成由與、或、非門,RAM,寄存器等基本邏輯單元組成的邏輯連接(網(wǎng)表),并根據(jù)目標(biāo)與要求優(yōu)化所形成的邏輯連接,輸出edf和edn等文件,供CPLD/FPGA廠家的布局布線器進(jìn)行實(shí)現(xiàn)。

3、實(shí)現(xiàn)(Implementation)

實(shí)現(xiàn)是根據(jù)所選的芯片的型號(hào)將綜合輸出的邏輯網(wǎng)表適配到具體器件上。Xilinx ISE的實(shí)現(xiàn)過(guò)程分為:翻譯(Translate)、映射(Map)、布局布線(Place Route)等3個(gè)步驟。

ISE集成的實(shí)現(xiàn)工具主要有約束編輯器(Constraints Editor)、引腳與區(qū)域約束編輯器(PACE)、時(shí)序分析器(Timing Analyzer)、FPGA底層編輯器(FGPA Editor)、芯片觀察窗(Chip Viewer)和布局規(guī)劃器(Floorplanner)等。

4、驗(yàn)證(Verification)

驗(yàn)證(Verification)包含綜合后仿真和功能仿真(Simulation)等。功能仿真就是對(duì)設(shè)計(jì)電路的邏輯功能進(jìn)行模擬測(cè)試,看其是否滿足設(shè)計(jì)要求,通常是通過(guò)波形圖直觀地顯示輸入信號(hào)與輸出信號(hào)之間的關(guān)系。 綜合后仿真在針對(duì)目標(biāo)器件進(jìn)行適配之后進(jìn)行,綜合后仿真接近真實(shí)器件的特性進(jìn)行,能精確給出輸入與輸出之間的信號(hào)延時(shí)數(shù)據(jù)。 

ISE可結(jié)合第三方軟件進(jìn)行仿真,常用的工具如Model Tech公司的仿真工具M(jìn)odelSim和測(cè)試激勵(lì)生成器HDL Bencher ,Synopsys公司的VCS等。通過(guò)仿真能及時(shí)發(fā)現(xiàn)設(shè)計(jì)中的錯(cuò)誤,加快設(shè)計(jì)中的錯(cuò)誤,加快設(shè)計(jì)進(jìn)度,提高設(shè)計(jì)的可靠性。 

每個(gè)仿真步驟如果出現(xiàn)問(wèn)題,就需要根據(jù)錯(cuò)誤的定位返回到相應(yīng)的步驟更改或者重新設(shè)計(jì)。

5、下載

下載(Download)即編程(Program)設(shè)計(jì)開發(fā)的最后步驟就是將已經(jīng)仿真實(shí)現(xiàn)的程序下載到開發(fā)板上,進(jìn)行在線調(diào)試或者說(shuō)將生成的配置文件寫入芯片中進(jìn)行測(cè)試。在ISE中對(duì)應(yīng)的工具是iMPACT。

Xilinx ISE14.7安裝教程

1、我們先解壓文件,得到下載的網(wǎng)盤,下載完了后點(diǎn)擊xsetup,exe文件

2、等待載入并彈出安裝歡迎界面,點(diǎn)擊NEXT

3、勾選允許用戶協(xié)議,點(diǎn)擊NEXT

4、同樣必須接受許可

5、選擇要安裝的軟件類型,根據(jù)大家需求進(jìn)行選擇,這里選“ISE Design Suite System Edition”

6、選擇安裝路徑,根據(jù)大家磁盤情況進(jìn)行設(shè)置,這里為C盤,Next~~    

7、點(diǎn)擊NEXT

8、確認(rèn)安裝信息后,點(diǎn)擊Install開始安裝

9、安裝期間會(huì)跳出以下MATLAB安裝的對(duì)話框,點(diǎn)擊Ok就可以

10、現(xiàn)在就安裝好了,現(xiàn)在我們點(diǎn)擊Finish

11、在彈出的Xilinx LicenseConfiguration Manager里點(diǎn)擊Manage Licenses按鈕。

12、如果彈出Xilinx ise.lic文件已經(jīng)存在的對(duì)話框點(diǎn)擊Yes覆蓋

13、這個(gè)時(shí)候會(huì)提示安裝成功,至此軟件就算成功安裝完成了

收起介紹展開介紹
  • 下載地址

發(fā)表評(píng)論

11人參與,11條評(píng)論
第11樓北京市網(wǎng)友發(fā)表于: 2024-02-29 23:14:58
good
0蓋樓(回復(fù))
第10樓內(nèi)蒙古呼和浩特市聯(lián)通網(wǎng)友發(fā)表于: 2021-03-06 17:11:18
不錯(cuò)的軟件
0蓋樓(回復(fù))
第9樓江蘇省宿遷市移動(dòng)網(wǎng)友發(fā)表于: 2020-02-04 20:06:56
好東西
0蓋樓(回復(fù))
第8樓湖北省孝感市移動(dòng)網(wǎng)友發(fā)表于: 2019-11-14 21:50:23
good
0蓋樓(回復(fù))
第7樓湖北省武漢市華中科技大學(xué)東校區(qū)網(wǎng)友發(fā)表于: 2019-11-08 12:02:32
不錯(cuò)不錯(cuò)很好很好很棒很棒
0蓋樓(回復(fù))
第6樓天津市紅橋區(qū)聯(lián)通網(wǎng)友發(fā)表于: 2019-10-30 17:47:11
很不錯(cuò)哦
0蓋樓(回復(fù))
第5樓四川省成都市電信網(wǎng)友發(fā)表于: 2019-10-29 18:26:50
頂頂頂
0蓋樓(回復(fù))
第4樓陜西省西安市電信網(wǎng)友發(fā)表于: 2019-10-27 21:20:36
好好好
0蓋樓(回復(fù))
第3樓浙江省杭州市電信網(wǎng)友發(fā)表于: 2019-10-17 14:50:57
免費(fèi)就是好
0蓋樓(回復(fù))
第2樓四川省綿陽(yáng)市移動(dòng)網(wǎng)友發(fā)表于: 2019-04-10 10:33:00
謝謝,感謝
0蓋樓(回復(fù))
第1樓浙江省杭州市移動(dòng)網(wǎng)友發(fā)表于: 2019-02-28 16:22:23
好的哼
0蓋樓(回復(fù))